Αυτό το βελτιωμένο λογισμικό προσθέτει δυνατότητες προσομοίωσης για το πρότυπο Universal Chiplet Interconnect Express (UCIe) 2.0 και προσθέτει υποστήριξη για το πρότυπο Bunch of Wires (BoW) του Open Computer Project. Ως προηγμένη λύση σχεδιασμού chiplet με μέθοδο die-to-die (D2D) και σε επίπεδο συστήματος, το Chiplet PHY Designer επιτρέπει την επικύρωση σε επίπεδο προ-πυριτίου, απλοποιώντας τη διαδικασία σχεδιασμού και κατασκευής των chip.
Η Keysight Technologies υποστηρίζει πλέον διάφορες λύσεις επεξεργασίας δεδομένων
Καθώς η Τεχνητή Νοημοσύνη και τα τσιπ κέντρων δεδομένων γίνονται ολοένα και πιο περίπλοκα, η διασφάλιση αξιόπιστης επικοινωνίας μεταξύ των τσιπ είναι κρίσιμη για την απόδοση. Η αγορά αντιμετωπίζει αυτήν την πρόκληση με αναδυόμενα ανοιχτά πρότυπα όπως το UCIe και το BoW, για τον καθορισμό διασυνδέσεων μεταξύ τσιπ σε βελτιωμένη/τρισδιάστατη συσκευασία 2.5D ή επικάλυψη/βελτιωμένη. Υιοθετώντας αυτά τα πρότυπα και επαληθεύοντας τη συμμόρφωση με τα τσιπ, οι σχεδιαστές συμβάλλουν στην ανάπτυξη ενός οικοσυστήματος διαλειτουργικότητας τσιπ, μειώνοντας το κόστος και τον κίνδυνο ανάπτυξης τεχνολογίας ημιαγωγών.
Η λύση βοηθά επίσης στη μείωση του χρόνου κυκλοφορίας στην αγορά, αυτοματοποιεί την προσομοίωση και τη ρύθμιση των δοκιμών συμμόρφωσης, όπως η συνάρτηση μεταφοράς τάσης (VTF), και απλοποιεί τη διαδικασία σχεδιασμού τσιπλέτ.
«Πριν από ένα χρόνο, η Keysight EDA λάνσαρε το Chiplet PHY Designer ως το πρώτο εργαλείο επικύρωσης pre-silicon στην αγορά με δυνατότητες εις βάθος μοντελοποίησης και προσομοίωσης. Επιτρέπει στους σχεδιαστές chiplet να επαληθεύουν γρήγορα και με ακρίβεια ότι τα σχέδιά τους πληρούν τις προδιαγραφές πριν από την κατασκευή», δήλωσε ο Hee-Soo Lee, Επικεφαλής Ανάπτυξης Πελατών, Ψηφιακό Υψηλής Ταχύτητας, Keysight EDA. «Η τελευταία έκδοση πληροί τα εξελισσόμενα πρότυπα όπως το UCIe 2.0 και το BoW, και παρέχει νέες δυνατότητες όπως χαρτογράφηση ρολογιού QDR και ανάλυση αλληλοεπικάλυψης συστήματος για μονοκατευθυντικά bus. Οι μηχανικοί χρησιμοποιούν το Chiplet PHY Designer για να εξοικονομήσουν χρόνο και να μειώσουν τα σφάλματα, διασφαλίζοντας ότι τα σχέδιά τους πληρούν τις απαιτήσεις απόδοσης πριν από την κατασκευή».
[διαφήμιση_2]
Πηγή: https://thanhnien.vn/keysight-ra-mat-giai-phap-thiet-ke-chiplet-ky-thuat-so-toc-do-cao-moi-185250205141620491.htm






Σχόλιο (0)