یہ بہتر سافٹ ویئر یونیورسل چپلیٹ انٹرکنیکٹ ایکسپریس (UCIe) 2.0 اسٹینڈرڈ کے لیے سمولیشن فیچرز کا اضافہ کرتا ہے اور اوپن کمپیوٹر پروجیکٹ کے بنچ آف وائرز (BoW) اسٹینڈرڈ کے لیے سپورٹ شامل کرتا ہے۔ ایک ایڈوانس ڈائی ٹو ڈائی (D2D) اور سسٹم لیول چپلیٹ ڈیزائن سلوشن کے طور پر، Chiplet PHY ڈیزائنر چپ ڈیزائن اور مینوفیکچرنگ کے عمل کو آسان بناتے ہوئے، پری سلکان لیول کی توثیق کو قابل بناتا ہے۔
Keysight Technologies اب مختلف ڈیٹا پروسیسنگ سلوشنز کو سپورٹ کرتی ہے۔
چونکہ AI اور ڈیٹا سینٹر چپس تیزی سے پیچیدہ ہوتی جارہی ہیں، چپس کے درمیان قابل اعتماد مواصلت کو یقینی بنانا کارکردگی کے لیے اہم ہے۔ مارکیٹ اس چیلنج کو ابھرتے ہوئے کھلے معیارات جیسے UCIe اور BoW کے ساتھ نمٹ رہی ہے تاکہ 2.5D enhanced/3D یا اوورلے/بہتر پیکیجنگ میں چپس کے درمیان انٹر کنیکٹس کی وضاحت کی جا سکے۔ ان معیارات کو اپنانے اور چپلیٹ کی تعمیل کی توثیق کرکے، ڈیزائنرز سیمی کنڈکٹر ٹیکنالوجی کی ترقی کی لاگت اور خطرے کو کم کرتے ہوئے چپلیٹ انٹرآپریبلٹی کے ایکو سسٹم کی ترقی میں اپنا حصہ ڈالتے ہیں۔
یہ حل مارکیٹ کے لیے وقت کم کرنے میں بھی مدد کرتا ہے، سمولیشن اور کمپلائنس ٹیسٹ سیٹ اپ کو خودکار بناتا ہے، جیسے وولٹیج ٹرانسفر فنکشن (VTF)، اور چپلیٹ ڈیزائن کے عمل کو آسان بناتا ہے۔
"ایک سال پہلے، Keysight EDA نے Chiplet PHY ڈیزائنر کو مارکیٹ کے پہلے پری سلکان کی توثیق کے آلے کے طور پر گہرائی سے ماڈلنگ اور نقلی صلاحیتوں کے ساتھ لانچ کیا؛ یہ چپلیٹ ڈیزائنرز کو اس قابل بناتا ہے کہ وہ جلدی اور درست طریقے سے اس بات کی تصدیق کر سکیں کہ ان کے ڈیزائن مینوفیکچرنگ سے پہلے تصریحات پر پورا اترتے ہیں،" Hee-Soo Lee، کسٹم ڈویلپمنٹ Keyit-D کے سربراہ نے کہا۔ ای ڈی اے "تازہ ترین ریلیز UCIe 2.0 اور BoW جیسے ترقی پذیر معیارات پر پورا اترتی ہے، اور نئی خصوصیات فراہم کرتی ہے جیسے کہ QDR کلاک میپنگ اور یک سمت بسوں کے لیے سسٹم کراس اسٹالک تجزیہ۔ انجینئرز وقت کی بچت اور غلطیوں کو کم کرنے کے لیے Chiplet PHY ڈیزائنر کا استعمال کرتے ہیں، اس بات کو یقینی بناتے ہوئے کہ ان کے ڈیزائن مینوفیکچرنگ سے پہلے کارکردگی کے تقاضوں کو پورا کرتے ہیں۔"
ماخذ: https://thanhnien.vn/keysight-ra-mat-giai-phap-thiet-ke-chiplet-ky-thuat-so-toc-do-cao-moi-185250205141620491.htm
تبصرہ (0)