Los miembros del equipo de Cyber Security Semiconductor esperan que el tema "Diseño de núcleo IP AES-128 en ASIC con tecnología de 45 nm" contribuya al desarrollo de una ciudad verde, sostenible y con seguridad informática. Foto: TV |
Seguridad mejorada
Al hablar sobre el tema "Diseño de un núcleo IP AES-128 en ASIC con tecnología de 45 nm", el estudiante Nguyen Vu Thinh Anh, líder del equipo de Cyber Security Semiconductor, explicó que, dado que la seguridad de la información es la principal preocupación para la protección de datos, el equipo diseñó un núcleo IP AES para optimizar el rendimiento del procesamiento de cifrado en hardware FPGA o ASIC. Esto ofrece numerosas ventajas en comparación con las soluciones de software que se ejecutan en microprocesadores tradicionales. El objetivo del proyecto es investigar y desarrollar un núcleo de hardware eficiente para el algoritmo AES, que cumpla con los requisitos de rendimiento, recursos y flexibilidad para su integración en sistemas reales.
El núcleo AES IP se integrará en chips de aplicaciones de transmisión de datos y chips de comunicación para asegurar la transmisión de paquetes. Además, el AES IP puede integrarse en dispositivos IoT que detectan el entorno, medidores de electricidad inteligentes y sistemas de monitorización de energía y tráfico. Estos dispositivos desempeñan un papel fundamental en la recopilación, transmisión, procesamiento, seguridad y ahorro energético de datos. Paralelamente, el núcleo AES IP puede integrarse en sistemas de hardware a un coste razonable y, gracias a su alta reutilización, es más eficiente en su producción en masa.
Según el estudiante Hoang Bao Long, miembro del equipo de Semiconductores de Ciberseguridad, la desventaja del proyecto es que el costo inicial de desarrollo es bastante elevado. Sin embargo, dominar y optimizar el núcleo IP de AES ofrece beneficios a largo plazo para proteger datos y construir sistemas electrónicos de bajo consumo, contribuyendo así al desarrollo de ciudades verdes, sostenibles y con seguridad informática.
Construyendo soluciones de atención médica inteligentes
Con el tema "Diseño de un convertidor analógico-digital (ADC) para convertir señales analógicas en digitales, utilizadas en señales de electrocardiograma ECG, mediante tecnología CMOS de 90 nm", el estudiante Ho Nguyen Tam, líder del equipo de BKDN.Pioneers, explicó que, entre los muchos temas relacionados con el desarrollo urbano inteligente, el equipo está particularmente interesado en el campo de la medicina. El equipo fue sugerido y guiado por el profesor asociado Dr. Vo Tuan Minh, subdirector del Departamento de Ciencia, Tecnología y Cooperación Internacional (Universidad de Ciencia y Tecnología), en el tema de las señales de electrocardiograma (ECG), una aplicación médica con gran potencial para optimizar el rendimiento de dispositivos médicos móviles o sistemas de monitorización remota de la salud.
Según Tam, el diseño de un convertidor ADC integrado en el sistema de electrocardiograma ECG reduce el tamaño, reduce el consumo de energía y es compatible con dispositivos móviles y dispositivos médicos IoT, lo que permite un modelo de monitorización de la salud continuo y preciso. Con este fin, el equipo optó por diseñar un bloque de interfaz analógica para el sistema de ECG, que incluye un amplificador y un convertidor analógico-digital (SAR ADC), utilizando tecnología CMOS de 90 nm, lo que facilita el acceso y uso de la herramienta Cadence Virtuoso para simular el circuito.
Se trata de una tecnología moderna que garantiza un alto rendimiento y un bajo consumo energético para su implementación en el ámbito académico. El equipo espera que el proyecto contribuya a la creación de soluciones médicas inteligentes y sostenibles, alineadas con las necesidades reales.
Según el grupo de estudiantes, el uso de la tecnología CMOS de 90 nm es una opción viable debido a su bajo costo de fabricación, que a la vez cumple con los requisitos de rendimiento, resolución y consumo energético. Sin embargo, la competencia sigue siendo un gran desafío debido a las limitaciones en densidad de integración, rendimiento y consumo energético. En el futuro, el equipo continuará perfeccionando el sistema de interfaz analógica para el dispositivo de ECG y mejorará los bloques de filtrado de ruido, amplificación y conversión de señal para lograr una mayor precisión.
Actualmente, ambos equipos se están centrando en completar el tema, así como en investigar cómo conectar los bloques en un sistema completo, con el objetivo de completar la simulación y evaluar el rendimiento real antes de la próxima ronda final nacional en la ciudad de Ho Chi Minh .
TUONG VY
Fuente: https://baodanang.vn/channel/5433/202504/thiet-ke-vi-mach-phat-trien-thanh-pho-xanh-4003537/
Kommentar (0)