Acest software îmbunătățit adaugă funcții de simulare pentru standardul Universal Chiplet Interconnect Express (UCIe) 2.0 și suportă standardul Bunch of Wires (BoW) al Open Computer Project. Ca soluție avansată de proiectare a chipletelor la nivel de sistem și die-to-die (D2D), Chiplet PHY Designer permite validarea la nivel pre-silicon, simplificând procesul de proiectare și fabricație a cipurilor.
Keysight Technologies oferă acum suport pentru diverse soluții de procesare a datelor
Pe măsură ce cipurile de inteligență artificială și cele pentru centrele de date devin din ce în ce mai complexe, asigurarea unei comunicări fiabile între cipuri este esențială pentru performanță. Piața abordează această provocare cu ajutorul unor standarde deschise emergente, cum ar fi UCIe și BoW, pentru a defini interconexiunile dintre cipuri în ambalaje 2.5D îmbunătățite/3D sau suprapuse/îmbunătățite. Prin adoptarea acestor standarde și verificarea conformității chipletelor, proiectanții contribuie la dezvoltarea unui ecosistem de interoperabilitate a chipletelor, reducând costul și riscul dezvoltării tehnologiei semiconductorilor.
Soluția ajută, de asemenea, la scurtarea timpului de lansare pe piață, automatizează configurarea simulării și a testelor de conformitate, cum ar fi funcția de transfer de tensiune (VTF), și simplifică procesul de proiectare a chipleților.
„Acum un an, Keysight EDA a lansat Chiplet PHY Designer ca primul instrument de validare pre-silicon de pe piață, cu capacități aprofundate de modelare și simulare; acesta permite proiectanților de chipleturi să verifice rapid și precis dacă proiectele lor îndeplinesc specificațiile înainte de fabricație”, a declarat Hee-Soo Lee, șeful departamentului de dezvoltare a clienților, High-Speed Digital, Keysight EDA. „Cea mai recentă versiune îndeplinește standarde în evoluție, cum ar fi UCIe 2.0 și BoW, și oferă funcții noi, cum ar fi maparea ceasului QDR și analiza diafoniei sistemului pentru magistrale unidirecționale. Inginerii folosesc Chiplet PHY Designer pentru a economisi timp și a reduce erorile, asigurându-se că proiectele lor îndeplinesc cerințele de performanță înainte de fabricație.”
Sursă: https://thanhnien.vn/keysight-ra-mat-giai-phap-thiet-ke-chiplet-ky-thuat-so-toc-do-cao-moi-185250205141620491.htm






Comentariu (0)